性xx色动画xx无尽,国产精品三级av三级av三级 ,中文在线√天堂,亚洲国产成人久久一区久久,亚洲熟妇色l20p

當前位置 : 首頁  圖書 正文

高等院校規(guī)劃教材·計算機科學與技術(shù)系列:數(shù)字邏輯原理與應(yīng)用簡介,目錄書摘

2019-10-15 17:23 來源:京東 作者:京東
原理
高等院校規(guī)劃教材·計算機科學與技術(shù)系列:數(shù)字邏輯原理與應(yīng)用
暫無報價
20+評論 89%好評
編輯推薦:  本書可作為高等學校計算機、電子與通信等相關(guān)專業(yè)的教材,也可作為從事邏輯電路設(shè)計的工程技術(shù)人員的參考書。
內(nèi)容簡介:  本書從數(shù)字邏輯的基礎(chǔ)知識——數(shù)制和編碼入手,系統(tǒng)講述了邏輯代數(shù)基礎(chǔ)、邏輯門電路、組合邏輯電路和時序電路的相關(guān)知識,進而介紹了可編程邏輯器件的原理和設(shè)計方法,以及Verilog硬件描述語言。
  本書內(nèi)容全面新穎,既涵蓋了數(shù)字邏輯傳統(tǒng)的內(nèi)容體系,又合理吸收了現(xiàn)代邏輯電路設(shè)計的新技術(shù)、新方法,許多內(nèi)容是作者多年教學科研工作的總結(jié)。全書深入淺出,語言流暢,舉例豐富,精選了大量習題,并配有電子教案。
  本書可作為高等學校計算機、電子與通信等相關(guān)專業(yè)的教材,也可作為從事邏輯電路設(shè)計的工程技術(shù)人員的參考書。
作者簡介:  
目錄:出版說明
前言
第1章 數(shù)制和編碼
1.1 進位計數(shù)制
1.1.1 進位計數(shù)制的要素
1.1.2 二進制
1.1.3 八進制和十六進制

1.2 數(shù)制轉(zhuǎn)換
1.2.1 二進制數(shù)與十進制數(shù)的轉(zhuǎn)換
1.2.2 八進制數(shù)、十六進制數(shù)與二進制數(shù)的轉(zhuǎn)換

1.3 帶符號數(shù)的代碼表示
1.3.1 機器數(shù)和真值
1.3.2 帶符號數(shù)的表示方法
1.3.3 機器數(shù)的定點與浮點表示法

1.4 常用的數(shù)字字符編碼
1.4.1 十進制數(shù)的代碼表示
1.4.2 字符的代碼表示
習題一

第2章 邏輯代數(shù)基礎(chǔ)
2.1 邏輯代數(shù)的基本概念
2.1.1 基本邏輯運算
2.1.2 運算規(guī)則和復(fù)合運算

2.2 邏輯代數(shù)的基本公式及規(guī)則
2.2.1 邏輯函數(shù)的概念
2.2.2 邏輯代數(shù)的基本公式
2.2.3 邏輯代數(shù)的重要規(guī)則和定理

2.3 邏輯函數(shù)的代數(shù)化簡法
2.3.1 邏輯函數(shù)的“與或”式和“或與”式
2.3.2 代數(shù)化簡法

2.4 邏輯函數(shù)的卡諾圖化簡法
2.4.1 最小項和最大項
2.4.2 卡諾圖化簡法

2.5 含任意項邏輯函數(shù)的化簡
2.5.1 任意項的產(chǎn)生
2.5.2 邏輯函數(shù)的化簡
2.6 邏輯函數(shù)的表格化簡法
2.7 二元決策圖和多值邏輯函數(shù)
習題二

第3章 邏輯門電路
3.1 集成邏輯電路的分類
3.2 分立元件門電路
3.2.1 正邏輯與負邏輯
3.2.2 二極管“與”門電路
3.2.3 二極管“或”門電路
3.2.4 三極管“非”門電路

3.3 TTL門電路
3.3.1 TTL“與非”門的電路組成和工作原理
3.3.2 集電極開路“與非”門(OC門)
3.3.3 三態(tài)輸出“與非”門電路(TS門)
3.4 TTL“與非”門的主要外部特性
3.5 邏輯門電路的符號與集成化邏輯門

3.6 MOS邏輯門
3.6.1 MOS電路
3.6.2 CMOS門電路
習題三

第4章 組合邏輯電路
4.1 組合邏輯電路分析
4.1.1 組合電路的特點和表示
4.1.2 組合電路的分析步驟

4.2 組合邏輯電路設(shè)計
4.2.1 設(shè)計的基本步驟
4.2.2 設(shè)計舉例
4.2.3 多輸出組合邏輯電路的設(shè)計

4.3 加法器
4.3.1 一位加法器
4.3.2 多位加法器
4.3.3 集成化加法器及其應(yīng)用

4.4 譯碼器
4.4.1 二進制譯碼器的功能原理
4.4.2 集成化的譯碼器及其應(yīng)用
4.4.3 矩陣式譯碼器
4.4.4 顯示譯碼器

4.5 數(shù)據(jù)選擇器
4.5.1 數(shù)據(jù)選擇器的結(jié)構(gòu)原理
4.5.2 常見的數(shù)據(jù)選擇器及其應(yīng)用
4.6 編碼器

4.7 數(shù)字比較器
4.7.1 并行比較器的原理
4.7.2 “分段比較”的原理

4.8 組合邏輯電路的競爭與冒險
4.8.1 競爭與冒險的產(chǎn)生
4.8.2 判斷冒險
4.8.3 消除冒險
習題四

第5章 同步時序電路
5.1 時序機簡介
5.1.1 時序機的定義
5.1.2 時序機的狀態(tài)表和狀態(tài)圖

5.2 觸發(fā)器
5.2.1 RS型觸發(fā)器
5.2.2 D觸發(fā)器
5.2.3 JK觸發(fā)器
5.2.4 T觸發(fā)器

5.3 同步時序電路的結(jié)構(gòu)與分析
5.3.1 同步時序電路的結(jié)構(gòu)
5.3.2 同步時序電路的分析

5.4 同步時序電路的設(shè)計
5.4.1 建立原始狀態(tài)圖和狀態(tài)表
5.4.2 狀態(tài)簡化
5.4.3 狀態(tài)分配、求激勵函數(shù)與輸出函數(shù)
5.4.4 不完全確定狀態(tài)的同步時序電路設(shè)計
5.5 設(shè)計舉例

5.6 集成化的同步時序電路及其應(yīng)用設(shè)計
5.6.1 計數(shù)器
5.6.2 寄存器
5.6.3 節(jié)拍信號發(fā)生器
習題五

第6章 異步時序電路
6.1 脈沖異步電路
6.2 電平異步電路
6.2.1 電路特點和描述方法
6.2.2 電位異步電路的分析
6.2.3 電位異步電路的設(shè)計
6.3 異步時序電路的險態(tài)
習題六

第7章 簡單可編程邏輯器件
7.1 可編程只讀存儲器
7.2 可編程邏輯器件
7.2.1 可編程邏輯陣列
7.2.2 可編程陣列邏輯與通用陣列邏輯

7.3 PLD設(shè)計方法及步驟
7.3.1 PLD器件的設(shè)計步驟
7.3.2 可編程器件設(shè)計軟件簡介
7.3.3 可編程邏輯器件設(shè)計舉例
習題七

第8章 復(fù)雜可編程邏輯器件
8.1 復(fù)雜可編程邏輯器件
8.2 可編程門陣列
8.3 可編程邏輯器件設(shè)計簡介
8.3.1 設(shè)計步驟
8.3.2 設(shè)計進入
8.3.3 設(shè)計實現(xiàn)
8.3.4 模擬仿真
8.3.5 器件編程
習題八

第9章 數(shù)字系統(tǒng)設(shè)計初步
9.1 數(shù)字系統(tǒng)的組成
9.2 數(shù)字系統(tǒng)的設(shè)計
9.2.1 數(shù)字系統(tǒng)的實現(xiàn)方法
9.2.2 數(shù)字系統(tǒng)的設(shè)計過程
9.2.3 數(shù)字系統(tǒng)的設(shè)計工具

9.3 Verilog硬件描述語言簡述
9.3.1 Verilog語言的基本設(shè)計單元——模塊
9.3.2 結(jié)構(gòu)化描述形式
9.3.3 數(shù)據(jù)流描述方式
9.3.4 行為描述方式
9.3.5 混合設(shè)計描述方式
9.3.6 設(shè)計模擬
習題九
附錄常用邏輯符號對照表
參考文獻
熱門推薦文章
相關(guān)優(yōu)評榜
品類齊全,輕松購物 多倉直發(fā),極速配送 正品行貨,精致服務(wù) 天天低價,暢選無憂
購物指南
購物流程
會員介紹
生活旅行/團購
常見問題
大家電
聯(lián)系客服
配送方式
上門自提
211限時達
配送服務(wù)查詢
配送費收取標準
海外配送
支付方式
貨到付款
在線支付
分期付款
郵局匯款
公司轉(zhuǎn)賬
售后服務(wù)
售后政策
價格保護
退款說明
返修/退換貨
取消訂單
特色服務(wù)
奪寶島
DIY裝機
延保服務(wù)
京東E卡
京東通信
京東JD+